Ein DSP-Synthesetool für schnelle Low-Power-Implementatierungen von DSP-Algorithmen
Author(s)
Drollinger, Andreas
Heubi, Alexandre
Balsiger, Peter
Pellandini, Fausto
Date issued
October 10, 2000
In
IEEE Signal Processing Society (DSP Deutschland), Institute of Electrical and Electronics Engineers (IEEE), 2000///1-7
Abstract
Dieser Artikel präsentiert ein high-level DSP-Synthesetool für Zyklus-limitierte Filter- und Datenpfadapplikationen. Das Synthesetool bildet einen einfachen und schnellen Designweg von der Gleichungsbeschreibung eines DSP-Algorithmus bis hin zu einer synthetisierbaren VHDL-Beschreibung. Es erzeugt anwendungs-spezifische DSP-Architekturen, welche den hohen Randbedingungen von Lowest-Power-Applikationen Rechnung tragen. Sämtliche Operationen der Designsynthese, inklusive der Quantifizierung der einzelnen Operationen eines Algorithmus, werden vom Tool normalerweise automatisch durchgeführt, können jedoch auch vom Anwender kontrolliert und gesteuert werden. Das Synthesetools zeichnet sich besonders in seiner Einfachheit in der Bedienung und der Schnelligkeit des Syntheseprozesses aus, aber auch in seiner Flexibilität.
Publication type
journal article
File(s)![Thumbnail Image]()
Loading...
Name
Drolliger_Andreas_-_Ein_DSP-Synthesetool_f_r_schnelle_Low-Power-Implementierungen_20070405.pdf
Type
Main Article
Size
466.51 KB
Format
Adobe PDF
